来源:内容由半导体行业观察(ID:icbank)综合自tomshardware等,谢谢。 三星周四表示,它有望在本季度(即未来几周内)使用其3GAE(早期3纳米级栅极全能)制造工艺开始大批量生产。该公告不仅标志着业界首个3nm级制造技术,也是第一个使用环栅场效应晶体管(GAAFET)的节点。 三星在财报说明中写道:通过世界上首次大规模生产GAA3纳米工艺来增强技术领先地位。(ExceedmarketgrowthbysustainingleadershipinGAAprocesstechnology,adoptpricingstrategiestoensurefutureinvestments,andraisetheyieldandportionofouradvancedprocesse) 三星代工的3GAE工艺技术是该公司首个使用GAA晶体管的工艺,三星官方将其称为多桥沟道场效应晶体管(MBCFET)。 三星大约在三年前正式推出了其3GAE和3GAP节点。三星表示,该工艺将实现30的性能提升、50的功耗降低以及高达80的晶体管密度(包括逻辑和SRAM晶体管的混合)。不过,三星的性能和功耗的实际组合将如何发挥作用还有待观察。 理论上,与目前使用的FinFET相比,GAAFET具有许多优势。在GAA晶体管中,沟道是水平的并且被栅极包围。GAA沟道是使用外延和选择性材料去除形成的,这允许设计人员通过调整晶体管通道的宽度来精确调整它们。通过更宽的沟道获得高性能,通过更窄的沟道获得低功耗。这种精度大大降低了晶体管泄漏电流(即降低功耗)以及晶体管性能可变性(假设一切正常),这意味着更快的产品交付时间、上市时间和更高的产量。此外,根据应用材料公司最近的一份报告,GAAFET有望将cell面积减少20至30。 说到应用,它最近推出的用于形成栅极氧化物叠层的高真空系统IMS(集成材料解决方案)系统旨在解决GAA晶体管制造的主要挑战,即沟道之间的空间非常薄以及沉积多晶硅的必要性。在很短的时间内在沟道周围形成层栅氧化层和金属栅叠层。应用材料公司的新型AMS工具可以使用原子层沉积(ALD)、热步骤和等离子体处理步骤沉积仅1。5埃厚的栅极氧化物。高度集成的机器还执行所有必要的计量步骤。 三星的3GAE是一种早期的3nm级制造技术,3GAE将主要由三星LSI(三星的芯片开发部门)以及可能一两个SF的其他alpha客户使用。请记住,三星的LSI和SF的其他早期客户倾向于大批量制造芯片,预计3GAE技术将得到相当广泛的应用,前提是这些产品的产量和性能符合预期。 过渡到全新的晶体管结构通常是一种风险,因为它涉及全新的制造工艺以及全新的工具。其他挑战是所有新节点引入并由新的电子设计自动化(EDA)软件解决的新布局方法、布局规划规则和布线规则。最后,芯片设计人员需要开发全新的IP,价格昂贵。 外媒:三星3nm良率仅有20 据外媒Phonearena报道,三星代工厂是仅次于巨头台积电的全球第二大独立代工厂。换句话说,除了制造自己设计的Exynos芯片外,三星还根据高通等代工厂客户的第三方公司提交的设计来制造芯片。 Snapdragon865应用处理器(AP)由台积电使用其7nm工艺节点构建。到了5nmSnapdragon888芯片组,高通回到了三星,并继续依靠韩国代工厂生产4nmSnapdragon8Gen1。这是目前为三星、小米、摩托罗拉制造的高端Android手机提供动力的AP。 三星代工继续在良率上苦苦挣扎 但在2月份,有报道称三星Foundry在其4nm工艺节点上的良率仅为35。这意味着只有35的从晶圆上切割下来的芯片裸片可以通过质量控制。相比之下,台积电在生产4nmSnapdragon8Gen1Plus时实现了70的良率。换句话说,在所有条件相同的情况下,台积电在同一时期制造的芯片数量是三星代工的两倍。 这就导致台积电最终收到高通的订单,以构建其剩余的Snapdragon8Gen1芯片组以及Snapdragon8Gen1PlusSoC。我们还假设台积电将获得制造3nmSnapdragon8Gen2的许可,即使高通需要向台积电支付溢价以让该芯片组的独家制造商在短时间内制造足够的芯片。 尽管三星最近表示其产量一直在提高,但《商业邮报》的一份报告称,三星3nm工艺节点的产量仍远低于公司的目标。虽然三星代工厂的全环栅极(GAA)晶体管架构首次推出其3纳米节点,使其在台积电(台积电将推出其2纳米节点的GAA架构)上处于领先地位,但三星代工厂在其早期3纳米生产中的良率一直处于10至20的范围。 这不仅是三星需要改进的极低良率,而且比Sammy在4nmSnapdragon8Gen1中所经历的上述35良率还要糟糕。 Wccftech表示,据消息人士称,三星将从明年开始向客户发货的3nmGAA芯片组的第一个性能版本实际上可能是新的内部Exynos芯片。据报道,三星一直在为其智能手机开发新的Exynos芯片系列,但现阶段尚不清楚它们是否会使用3nmGAA工艺节点制造。 台积电和三星在制程领导力方面很快就会有新的挑战者 台积电和三星很快就会有新的挑战者,因为英特尔曾表示,其目标是在2024年底之前接管行业的制程领导地位。它还率先获得了更先进的极紫外(EUV)光刻机。 第二代EUV机器被称为HighNA或高数值孔径。当前的EUV机器的NA为0。33,但新机器的NA为0。55。NA越高,蚀刻在晶圆上的电路图案的分辨率就越高。这将帮助芯片设计人员和代工厂制造出新的芯片组,其中包含的晶体管数量甚至超过了当前集成电路上使用的数十亿个晶体管。 它还将阻止代工厂再次通过EUV机器运行晶圆以向芯片添加额外的功能。ASML表示,第二代EUV机器产生的更高分辨率图案将提供更高的分辨率将使芯片特征小1。7倍,芯片密度增加2。9倍。 通过首先获得这台机器,英特尔将能够朝着从台积电和三星手中夺回制程领导地位的目标迈出一大步。 台积电3nm投产时间曝光 据台媒联合报报道,在晶圆代工三强争霸中,台积电和三星在3纳米争战,始终吸引全球半导体产业的目光。据调查,一度因开发时程延误,导致苹果新一代处理器今年仍采用5纳米加强版N4P的台积电3纳米,近期获得重大突破。台积电决定今年率先以第二版3纳米制程N3B,今年8月于今年南北两地,即新竹12厂研发中心第八期工厂及南科18厂P5厂同步投片,正式以鳍式场效电晶体(FinFET)架构,对决三星的环绕闸极(GAA)制程。 据台积电介绍,公司的3纳米(N3)制程技术将是5纳米(N5)制程技术之后的另一个全世代制程,在N3制程技术推出时将会是业界最先进的制程技术,具备最佳的PPA及电晶体技术。相较于N5制程技术,N3制程技术的逻辑密度将增加约70,在相同功耗下速度提升1015,或者在相同速度下功耗降低2530。N3制程技术的开发进度符合预期且进展良好,未来将提供完整的平台来支援行动通讯及高效能运算应用,预期2021年将接获多个客户产品投片。此外,预计于2022下半年开始量产。 而如上所述,晶圆18厂将是台积电3nm的主要生产工厂。资料系那是,台积电南科的Fab18是现下的扩产重心,旗下有P1P4共4座5纳米及4奈厂,以及P5P8共4座3纳米厂,而P1P3的Fab18A均处于量产状态,至于P4P6的Fab18B厂生产线则已建置完成,而Fab18B厂,即3纳米制程产线,早在去年年年底就已开始进行测试芯片的下线投片。 代工厂的3nm之战 在芯片设计企业还在为产能明争暗斗的时候,晶圆制造领域又是另外一番景象。对晶圆制造厂来说,眼下更重要的是3nm的突破。谁率先量产了3nm,谁就将占领未来晶圆制造产业的制高点,甚至还会影响AMD、英伟达等芯片巨头的产品路线图。 毫无疑问,在3nm这个节点,目前能一决雌雄的只有台积电和三星,但英特尔显然也在往先进制程方面发力。不过从近日的消息来看,台积电和三星两家企业在量产3nm这件事上进行的都颇为坎坷。Gartner分析师SamuelWang表示,3nm的斜坡将比之前的节点花费更长的时间。 台积电 近日,一份引用半导体行业消息来源的报告表明,据报道,台积电在其3nm工艺良率方面存在困难。消息来源报告的关键传言是台积电发现其3nmFinFET工艺很难达到令人满意的良率。但到目前为止,台积电尚未公开承认任何N3延迟,相反其声称正在取得良好进展。 众所周知,台积电3nm在晶体管方面采用鳍式场效应晶体管(FinFET)结构,FinFET运用立体的结构,增加了电路闸极的接触面积,进而让电路更加稳定,同时也达成了半导体制程持续微缩的目标。其实,FinFET晶体管走在3nm多多少少已是极限了,再向下将会遇到制程微缩而产生的电流控制漏电等物理极限问题,而台积电之所以仍选择其很大部分原因是不用变动太多的生产工具,也能有较具优势的成本结构。特别对于客户来说,既不用有太多设计变化还能降低生产成本,可以说是双赢局面。 从此前公开数据显示,与5nm芯片相比,台积电3nm芯片的逻辑密度将提高75,效率提高15,功耗降低30。据悉,台积电3nm制程已于2021年3月开始风险性试产并小量交货,预计将在2022年下半年开始商业化生产。 来源:台积电 从工厂方面来看,中国台湾南科18厂四至六期是台积电3nm量产基地。客户方面,从上文可以看出,英特尔、苹果、高通等都选择了台积电。大摩分析师CharlieChan日前发表报告称,台积电在2023年的3nm芯片代工市场上几乎是垄断性的,市场份额接近100。 来源:台积电 三星 不同于台积电在良率方面的问题,三星在3nm的困难是3纳米GAA制程建立专利IP数量方面落后。据南韩媒体报道,三星缺乏3纳米GAA制程相关专利,令三星感到不安。 三星在晶体管方面采用的是栅极环绕型(Gateallaround,GAA)晶体管架构。相比台积电的FinFET晶体管,基于GAA的3nm技术成本肯定较高,但从性能表现上来看,基于GAA架构的晶体管可以提供比FinFET更好的静电特性,满足一定的珊极宽度要求,可以表现为同样工艺下,使用GAA架构可以将芯片尺寸做的更小。 平面晶体管、FinFET与GAAFET 与5nm制造工艺相比,三星的3nmGAA技术的逻辑面积效率提高了35以上,功耗降低了50,性能提高了约30。三星在去年6月正式宣布3nm工艺制程技术已经成功流片。此外,三星还曾宣布将在2022年推出3nmGAA的早期版本,而其性能版本将在2023年出货。 目前,在工厂方面,此前有消息称三星可能会在美国投资170亿美元建设3nm芯片生产线。在客户方面,三星未有具体透露,但曾有消息称高通、AMD等台积电重量级客户都有意导入三星3nm制程,但介于上述提到的韩媒报道高通已将其3nmAP处理器的代工订单交给台积电,三星3nm客户仍成谜。 英特尔 在PatGelsinger于去年担任英特尔CEO之后,这家曾经在代工领域试水的IDM巨头又重新回到了这个市场。同时,他们还提出了很雄壮的野心。 在本月18日投资人会议上,英特尔CEOPatGelsinger再次强调,英特尔2nm制程将在2024年上半年可量产,这个量产时间早于台积电,意味2年后晶圆代工业务与台积电竞争态势会更白热化。 虽然在3nm工艺方面,英特尔没有过多的透露,但是Digitimes去年的研究报告分析了台积电、三星、Intel及IBM四家厂商在相同命名的半导体制程工艺节点上的晶体管密度问题,并对比了各家在10nm、7nm、5nm、3nm及2nm的晶体管密度情况。 报告显示,到了3nm节点,台积电的晶体管密度大约是2。9亿个mm,三星只有1。7亿个mm,英特尔将达到5。2亿个mm。英特尔的晶体管密度比台积电高出了超过79,达到了三星2倍以上。因此就摩尔定律关注的晶体管密度指标来看,在同一制程工艺节点上,英特尔相比台积电、三星更新一代的制程工艺具有一定的优势。 在工厂方面,英特尔曾强调将斥资800亿欧元在欧洲设厂,英特尔德国负责人ChristinEisenschmid受访时透露,将在欧洲生产2nm或推进更小的芯片。英特尔将2nm作为扩大欧洲生产能力的重要关键,以避免未来在先进技术竞争中落后。 总的来说,在3nm节点,台积电、三星和英特尔谁会是最后的赢家可能只有交给时间来判定,但从目前情势来看,台积电或略胜一筹。 3nm后的解法 3nm已经到了摩尔定律的物理极限,往后又该如何发展?这已经成为全球科研人员亟待寻求的解法。目前,研究人员大多试图在晶体管技术、材料方面寻求破解之法。 GAA晶体管 上述三星在3nm制程中使用的GAA晶体管就是3nm后很好的选择,GAA设计通道的四个面周围有栅极,可减少漏电压并改善对通道的控制,这是缩小工艺节点时的关键。据报道,台积电在2nm工艺上也将采用GAA晶体管。 纳米线 纳米线是直径在纳米量级的纳米结构。纳米线技术的基本吸引力之一是它们表现出强大的电学特性,包括由于其有效的一维结构而产生的高电子迁移率。 最近,来自HZDR的研究人员宣布,他们已经通过实验证明了长期以来关于张力下纳米线的理论预测。在实验中,研究人员制造了由GaAs核心和砷化铟铝壳组成的纳米线。最后,结果表明,研究人员确实可以通过对纳米线施加拉伸应变来提高纳米线的电子迁移率。测量到未应变纳米线和块状GaAs的相对迁移率增加约为30。研究人员认为,他们可以在具有更大晶格失配的材料中实现更显着的增加。 堆叠叉片式晶体管技术 最近,英特尔一项关于堆叠叉片式晶体管(stackedforksheettransistors)的技术专利引起了人们的注意。 英特尔表示,新的晶体管设计最终可以实现3D和垂直堆叠的CMOS架构,与目前最先进的三栅极晶体管相比,该架构允许增加晶体管的数量。在专利里,英特尔描述了纳米带晶体管和锗薄膜的使用,后者将充当电介质隔离墙,在每个垂直堆叠的晶体管层中重复,最终取决于有多少个晶体管被相互堆叠在一起。 据了解,英特尔并不是第一家引用这种制造方法的公司,比利时研究小组Imec在2019年就曾提出这个方法,根据Imec的第一个标准单元模拟结果,当应用于2nm技术节点时,与传统的纳米片方法相比,该技术可以显着提高晶体管密度。 垂直传输场效应晶体管 垂直传输场效应晶体管(VTFET)由IBM和三星共同公布,旨在取代当前用于当今一些最先进芯片的FinFET技术。新技术将垂直堆叠晶体管,允许电流在晶体管堆叠中上下流动,而不是目前大多数芯片上使用的将晶体管平放在硅表面上,然后电流从一侧流向另一侧。 据IBM和三星称,这种设计有两个优点。首先,它将允许绕过许多性能限制,将摩尔定律扩展到1纳米阈值之外。同时还可以影响它们之间的接触点,以提高电流并节约能源。他们表示,该设计可能会使性能翻倍,或者减少85的能源消耗。 其实,对于3nm以后先进制程如何演进,晶体管制造只是解决方案的一部分,芯片设计也至关重要,需要片上互连、组装和封装等对器件和系统性能的影响降至最低。 点击文末【阅读原文】,可查看本文原文链接! 免责声明:本文由作者原创。文章内容系作者个人观点,半导体行业观察转载仅为了传达一种不同的观点,不代表半导体行业观察对该观点赞同或支持,如果有任何异议,欢迎联系半导体行业观察。 今天是《半导体行业观察》为您分享的第3025内容,欢迎关注。 晶圆集成电路设备汽车芯片存储台积电AI封装 原文链接!